### МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ

# НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ КОРАБЛЕБУДУВАННЯ імені адмірала Макарова

М.В. Покровський

## МЕТОДИЧНІ ВКАЗІВКИ ДО ВИКОНАННЯ КУРСОВОГО ПРОЕКТУ

"Проектування пристрою на основі ПЛІС" з дисципліни "Комп'ютеризоване проектування цифрових електронних систем"

Рекомендовано Методичною радою НУК

УДК 621.314

**Покровський М.В.** Методичні вказівки до виконання курсового проекту "Проектування пристрою на основі ПЛІС" з дисципліни "Комп'ютеризоване проектування цифрових електронних систем". — Миколаїв: НУК, 2013. - 32 с.

Кафедра комп'ютеризованих систем управління

Методичні вказівки містять теоретичні відомості, необхідні для розробки пристроїв на базі програмованих логічних інтегральних схем. Наведено приклади розробки апаратної та програмної частини.

Методичні вказівки призначені для допомоги студентам, що навчаються за спеціальністю 8.05020101 "Комп'ютеризовані системи управління та автоматика" всіх форм навчання під час виконання курсового проекту з дисципліни "Комп'ютеризоване проектування цифрових електронних систем".

Рецензент: Д.О.Жук, к.т.н., доц.

Згідно з наказом №110 від 25.09.07 "методичні вказівки публікуються в авторський редакції, і відповідальність за їх редагування несе автор".

© Видавництво НУК, 2013

#### Навчальне видання

ПОКРОВСЬКИЙ Михайло Володимирович

# МЕТОДИЧНІ ВКАЗІВКИ ДО ВИКОНАННЯ КУРСОВОГО ПРОЕКТУ "ПРОЕКТУВАННЯ ПРИСТРОЮ НА ОСНОВІ ПЛІС" З ДИСЦИПЛІНИ "КОМП'ЮТЕРИЗОВАНЕ ПРОЕКТУВАННЯ ЦИФРОВИХ ЕЛЕКТРОННИХ СИСТЕМ"

(українською мовою)

Комп'ютерна верстка *М.В. Покровський* Підписано до друку 22.10.13. Папір офсетний. Формат 60х84/16. Друк офсетний. Гарнітура «Таймс». Ум. друк. арк. 1,78 (32 с). Тираж 100 прим. Вид. №2. Зам. №105.

Видавець і виготівник Національний університет кораблебудування імені адмірала Макарова, проспект Героїв Сталінграда, 9, м. Миколаїв, 54025

Свідоцтво суб'єкта видавничої справи ДК №2506 від 25.05.2006 р.

#### ВСТУП

Метою курсового проекту  $\epsilon$  оволодіння студентами методикою і навичками проектування пристроїв на базі програмованих логічних інтегральних схем (ПЛІС). Курсовий проект виконується студентами поряд з вивченням ними теоретичних питань у курсі лекцій, проходженням лабораторного практикуму та опануванням мов програмування *Verilog* та *VHDL*. Курсовий проект  $\epsilon$  важливою формою професійної підготовки фахівця зі спеціальності 8.05020101 "Комп'ютеризовані системи управління та автоматика".

Курсовий проект має на меті виконання таких завдань: а) систематизація, закріплення та розширення теоретичних знань при розв'язанні конкретних технічних задач; б) розвиток навичок самостійної роботи з технічною літературою; в) оволодіння творчими навичками при самостійному вирішенні конкретних технічних задач; г) підготовка до дипломного проектування. За своєю сутністю курсовий проект є невеликою самостійною інженерною розробкою одного з актуальних питань теорії та практики конструювання систем управління на базі ПЛІС і характеризує опанування теоретичних знань, набуття практичних навичок у цій галузі.

Для виконання проекту необхідно розв'язати 3 задачі: побудувати модель пристрою, розробити програму на мові опису обладнання та апаратного забезпечення, а також розробити випробувальний стенд та перевірити адекватність роботи пристрою. Кінцевим продуктом в курсовому проекті є лістинг програми. Програма повинна бути відтрансльована, а повідомлення транслятора повинно вказувати на відсутність помилок.

#### ЗАВДАННЯ НА КУРСОВЕ ПРОЕКТУВАННЯ

Завдання та конкретні параметри визначається викладачем. Студенту надається право вибору завдання. Студент може також запропонувати своє завдання з обґрунтуванням доцільності її розробки.

#### Приклади завдань:

- 1. Пристрій для множення 32-розрядних дійсних чисел з фіксованою комою.
- 2. Пристрій для додавання/віднімання 48-розрядних дійсних чисел з плаваючою комою (40 байт мантиса, 1 байт порядок).
- 3. Контролер послідовного порту (інтерфейс RS-232).
- 4. Пристрій для ділення 32-розрядних дійсних чисел з фіксованою комою.
- 5. Контролер миші (інтерфейс PS/2)
- 6. Пристрій для множення 48-розрядних дійсних чисел з плаваючою комою (40 байт мантиса, 1 байт порядок).
- 7. Контролер паралельного порту.
- 8. Пристрій для додавання/віднімання 32-розрядних дійсних чисел з фіксованою комою.
- 9. Ядро 16-розрядного RISC-процесора.
- 10. Контролер VGA-монітора з використанням SDRAM в якості відеопам'яті.
- 11. Пристрій для ділення 16-розрядних дійсних чисел з фіксованою комою.
- 12. Арифметико-логічний пристрій для 16-розрядних знакових цілих чисел, що виконує операції додавання, віднімання, множення, зсуву та побітові логічні операції AND, OR, XOR та NOT.
- 13. Керований генератор синусоїдальних коливань на базі широтноімпульсної модуляції.
- 14. Пристрій для множення 24-розрядних дійсних чисел з фіксованою комою.
- 15. Контролер клавіатури (інтерфейс PS/2).

#### ВИМОГИ ДО ОФОРМЛЕННЯ КУРСОВОГО ПРОЕКТУ

Технічна документація курсового проекту розглядається як різновид звіту про виконану інженерно-конструкторську або науково-дослідну роботу. Матеріали курсового проекту повинні відповідати діючим стандартам у сфері оформлення звітів такого виду.

Технічна документація до курсового проекту включає розрахунковопояснювальну записку (РПЗ) і графічний матеріал. РПЗ до курсового проекту оформлюється на одній стороні аркушів формату А4. Слід використовувати шрифт *Times New Roman* розміром 14 з міжрядковим інтервалом 1,15-1,5 в межах всього текстового документа. Таблиці та рисунки обов'язково повинні мати назву, номер і згадування в тексті РПЗ.

#### РПЗ повинна містити:

- 1. Титульний аркуш;
- 2. Завдання до курсового проекту;
- 3. Зміст;
- 4. Перелік умовних позначень символів, одиниць і термінів;
- 5. Вступ;
- 6. Опис основних функцій пристрою;
- 7. Алгоритми роботи пристрою, що проектується;
- 8. Моделі пристрою;
- 9. Розроблене програмне забезпечення;
- 10. Список використаних джерел;
- 11.Додатки.

Графічний матеріал курсового проекту містить такі обов'язкові частини:

- 1. Структурну схему розробленого пристрою;
- 2. Результати тестування розробленого пристрою.

### АНАЛІЗ ПРИСТРОЮ, ВИБІР ПЛАТФОРМИ ТА ПЛАНУВАННЯ ТЕСТІВ

На етапі опису основних функцій системи управління студент виконує такі дії: визначає функціональний склад модулів пристрою, що проектується; обґрунтовує технічні вимоги до вказаних модулів і встановлює необхідні зв'язки між ними. Виходячи з отриманих вимог до пристрою проводиться вибір ПЛІС, яка задовольняє цим вимогам. В проекті розробляється цифровий або цифро-аналоговий пристрій на базі ПЛІС. При цьому передбачається використання ПЛІС типів *СРLD* і *FPGA*.

*CPLD* (*Complex Programmable Logic Device*) є програмованими комутованими матричними блоками. Це ПЛІС, що містять декілька матричних логічних блоків, об'єднаних комутаційною матрицею. Кожен блок — це програмована матриця "І", фіксована матриця "АБО" і макрокомірки. До цього класу, наприклад, відносяться ПЛІС сімейства MAX3000, MAX7000 і MAX9000 фірми Altera, мікросхеми XC7000 і XC9500 фірми Xilinx тощо.

FPGA (Field Programmable Gate Array) – програмовані користувачем вентильні матриці. Це ПЛІС з матрицею комірок, які мають від двох до п'яти входів і складаються з логічних елементів, тригерів, відрізків ліній зв'язку, що з'єднуються перемичками з польових транзисторів. ПЛІС програмуються зміною рівня електричного поля в затворах польових транзисторів. Затвори всіх "програмованих" польових транзисторів підключені до виходів тригерів одного довгого регістра зсуву, в який записується інформація при програмуванні ПЛІС. Деякі з ділянок цього регістра можуть також виконувати роль комірок постійних ЗП.

Отримання конкретного проекту на базі FPGA, як і на основі інших ПЛІС, реалізується дією на програмовані міжз'єднання, внаслідок чого

забезпечується замкнений стан одних ділянок і розімкнений стан інших. Архітектура *FPGA* розробляється фірмами *Xilinx*, *Actel*, *Altera*, *Atmel* тощо. До класу *FPGA*, наприклад, відносяться ПЛІС сімейства *FLEX*10*K*, *FLEX*8000, *FLEX*6000 фірми *Altera*, *XC*2000, *XC*3000, *XC*4000, *Spartan*, *Virtex* фірми *Xilinx*.

При виконанні проекту необхідно дотримуватись маршруту проектування цифрового пристрою, який включає в себе нижченаведені етапи.

# <u>Етап 1. Вибір елементної бази і типу системи автоматизованого</u> проектування (САПР).

Необхідно виявити специфічні вимоги проекту шляхом аналізу завдання (у загальному випадку технічного завдання, ТЗ) з метою вибору певного сімейства ПЛІС певної фірми. Вказаний вибір здійснюється на основі аналізу логічних, конструктивних, експлуатаційних, вартісних характеристик ПЛІС, а також на основі оцінки можливостей САПР, що підтримує проектування на основі вибраної ПЛІС. У разі, коли вибір САПР визначений наявним технічним заділом і досвідом проектувальника, сімейство ПЛІС. Вибір сімейства тільки повинен **УТОЧНЮЄТЬСЯ** задовольняти вимогам ТЗ, наприклад, відповідності певним інтерфейс ним стандартам, об'єму вбудованої пам'яті, швидкісним параметрам.

#### Етап 2. Формалізований опис проектованого пристрою.

Технічне завдання є сумішшю словесного і технічного опису. Тому необхідно виконати його формалізацію. Формалізований опис представляється у вигляді сукупності основних блоків пристрою (або алгоритму) і їх взаємозв'язків. При цьому реалізується декомпозиція об'єкту проектування з формуванням узагальненої структурної схеми. На цьому етапі САПР використовуються порівняно рідко. Проте сучасні САПР типу САПР *Quartus* фірми *Altera* виконують декомпозицію проекту

за допомогою спеціальних блокових редакторів. При виконанні курсового проекту декомпозиція виконується проектувальником при наявності необхідності в цьому. Існують безкоштовні версії САПР: *MAX+Plus II Baseline* фірми *Altera*, *WebPack* фірми *Xilinx*, *Actel DeskTOP* фірми *Actel*, які можуть використовуватися в проекті (Додаток А).

#### Етап 3. Розробка структури проекту.

Цей етап  $\varepsilon$  найбільш творчою частиною створення проекту. Проектувальник представля $\varepsilon$  об'єкт проектування у вигляді, який сприймається САПР. Опис проекту може бути структурним або поведінковим.

Структурний опис відображає структуру блоків і дозволяє представити об'єкт проектування у вигляді сукупності компонент і зв'язків між ними. Структурний опис з використанням примітивів і мегафункцій, що знаходяться в бібліотеках САПР, просто реалізується в графічному редакторі САПР. Цей стиль зручний при описі простих пристроїв (суматорів, мультиплексорів тощо). Графічне представлення проекту в САПР може реалізуватися також у базисі графічних символів, створюваних проектувальником.

Поведінковий опис відображає правила функціонування кожного з блоків узагальненої структури. У цьому стилі зручно розробляти пристрої високого рівня складності (складні послідовнісні схеми, арбітри шин, контролери тощо).

Мови опису цифрової апаратури високого рівня (наприклад, *VHDL*) дозволяють виконувати як структурний, так і поведінковий опис об'єкту. Ці описи представляються у вигляді сукупності алгоритмічних виразів. Робота з *VHDL*-файлами здійснюється в текстовому редакторі САПР. Вибір виду опису проекту способами САПР робить істотний вплив на якість кінцевого результату і час проектування. Проектувальнику

необхідно вибирати між наочністю графічного способу опису і ефективністю текстового опису на мові високого рівня. Можна використовувати комбінований підхід, при якому окремі блоки описуються на мові високого рівня, а їх об'єднання виконується в графічному редакторі.

При розробці цифрових пристроїв іноді буває доцільним розбиття їх на операційний блок (ОБ), що здійснює перетворення даних, і блок керування (БК), що забезпечує виконання операційним блоком заданої послідовності операцій. При описі структури операційного блоку зручно користуватися описами типових функціональних вузлів (регістрів, буферних схем, багатофункціональних логічних блоків), що присутні в бібліотеці САПР. Опис роботи БК зручно виконувати як в графічній, так і в текстовій формах.

#### Етап 4. Компіляція проекту.

Синтез проектованого пристрою для його фізичної реалізації в ПЛІС виконується поетапно, декількома компіляторами. На етапі логічного виробляється представлення проектованого пристрою вентильному рівні, тобто у вигляді логічної схеми пристрою з урахуванням базису реалізації. На цьому етапі виконується і оптимізація логічного проекту. Результатом логічного синтезу  $\epsilon$  список зв'язків (Netlist), що  $\epsilon$ кодування логічної схеми. текстовою формою Процес компіляції складається з ряду послідовних дій, які САПР виконує автоматично. При компіляції відбувається реалізація проекту в кристалі (виконуються етапи розміщення, трасування). Результатом компіляції при використовуванні САПР фірм-виробників ПЛІС  $\epsilon$  завантажувальний файл, що дозволя $\epsilon$ виконувати конфігурацію вибраної ПЛІС. Створюється також файл звіту з інформацією про процес компіляції і його результати. При наявності помилок в описі проекту в процесі компіляції автоматично генеруються

попередження (Warnings) і повідомлення про помилки (Error messages). Проектувальнику необхідно усунути помилки в описі та прийняти до відома попередження.

#### Етап 5. Верифікація проекту.

З метою верифікації проекту виконується часове моделювання при різних вхідних тестових наборах, які задаються проектувальником в редакторі часових діаграм, що входить до складу САПР. Для тестування можна розробити також спеціальну тестову програму. Результатом часового моделювання є часові діаграми роботи пристрою.

#### Етап 6. Визначення часових характеристик розробленого пристрою.

У САПР *MAX+PLUS II* передбачене автоматичне обчислення наступних часових параметрів:

- 1. Мінімальних і максимальних затримок між джерелами (вхідними сигналами) і приймачами (вихідними сигналами), інформація про які зображується у вигляді матриці затримок;
- 2. Максимально допустимої частоти синхронізації елементів пам'яті, використовуваних в проекті;
- 3. Часів передустановки і утримання сигналів, що гарантують надійне спрацьовування схем при фіксації сигналів в елементах пам'яті.

При проектуванні необхідно виконати аналіз вказаних параметрів, що дозволяє знайти в проекті потенційно збійні місця і з'ясувати причини непередбаченої поведінки проектованого пристрою.

#### РОЗРОБКА МОДЕЛЕЙ ПРИСТРОЮ

При описі широкого класу цифрових систем доцільне їх представлення у вигляді сукупності ОБ і БК. ОБ здійснює перетворення даних (наприклад, виконує операції множення, додавання), а БК забезпечує виконання операційним блоком заданої у часі послідовності операцій, для чого БК передає на входи ОБ послідовність керуючих сигналів, формування яких в БК залежить від зовнішніх сигналів і результатів операцій в ОБ. При описі алгоритму роботи БК зручно використовувати моделі структурних автоматів різних типів.

Мікропрограмний автомат (МПА) є однією з форм завдання структурного автомата для випадку, коли вхідні і вихідні сигнали автомата закодовані булевими змінними. МПА – це керуючий автомат, що формує мікрокоманди. Вхідний алфавіт МПА співпадає з множиною сигналів логічних умов, вихідний алфавіт - з множиною сигналів на виконання окремих мікрооперацій. Алфавіт станів і функцій переходів задається графом автомата. Мікрокоманда – це сукупність мікрооперацій, виконуваних одночасно за один такт автоматного часу. Мікрооперація – це елементарний неподільний акт обробки інформації на одному такті. Логічні умови — це змінні для задання порядку проходження мікрокоманд. Перевірка значення логічної умови на кожному такті роботи автомата дозволяє визначити мікрокоманду, яка буде реалізовуватись в наступному Тобто послідовність такті. виконання мікрокоманд визначається функціями переходу - логічними функціями, аргументами яких є вказані логічні умови. Сукупність мікрокоманд і функцій переходу утворює мікропрограму.

Щоб побудувати схему БК, необхідно задати мікропрограму роботи ОБ. Якщо структура МПА включає схему, що складається з елементів

пам'яті і комбінаційних вузлів, то такий автомат  $\epsilon$  автоматом з жорсткою логікою. При проектуванні різних пристроїв заздалегідь може бути складена змістовна граф-схема алгоритму (ГСА). Розробка змістовної граф-схеми  $\epsilon$  достатньо інтуїтивною.

На рис. 1,а представлена змістовна граф-схема алгоритму виконання операції D=2  $A^2+0,5$  B. У початковому стані операнд A записаний в регістрах P1 і C, операнд B- в регістрі P2. У першому такті виконується подвоєння A в P1 і ділення B на 2 в P2 шляхом зсуву слів на один розряд ліворуч і праворуч відповідно. Далі до вмісту P2 A разів додається слово, записане в P1. Після кожного додавання вміст C зменшується на 1. Обчислення закінчуються при виконанні умови C=0. Результат операції формується в P2. При синтезі МПА на основі змістовної ГСА спочатку формується відмічена C C Відмічена C — це орієнтований зв'язний граф, що включає вершини чотирьох типів: початкову, кінцеву, операторну і умовну. Входи і виходи вершин з'єднуються дугами, направленими від виходу однієї вершини до входу іншої.

Відмічена ГСА повинна задовольняти наступним умовам: кожен вихід вершини з'єднується тільки з одним входом іншої вершини; дозволяється в різних умовних вершинах записувати однакові логічні умови; один з виходів умовної вершини може з'єднуватися з її входом, що неприпустимо для операторної вершини; в кожній операторній вершині записується оператор (мікрокоманда). Одна і та ж ГСА може реалізовуватися різними структурними схемами — автоматом Мілі або автоматом Мура. Отримання різних структурних схем пов'язане з різними методиками відмітки ГСА. Відмітка ГСА автомата Мілі виконується так:

1. Символом S0 відмічається вхід вершини, що слідкує за початковою вершиною; а також вхід кінцевої вершини;

- 2. Символами *S*1, ..., *Sm* відмічаються входи всієї решти вершин, що йдуть за операторними;
- 3. Змістовні терміни мікрооперацій і логічних умов замінюються їх умовними позначеннями.

При побудові автомата Мура виконуються такі самі дії, але відмічаються не входи вершин, а самі вершини. Відмічені ГСА автоматів Мілі й Мура, що відповідають змістовній граф-схемі алгоритму, представленому на рис. 1,а, показані на рис. 1,б і рис. 1,в відповідно. При їх формуванні враховувалося, що мікрооперації Y1, Y2 і Y4 керуються сигналами y1, y2, y6. Для виконання мікрооперації Y3 необхідно подати три сигнали: y3, y4, y5.

Після отримання відміченої ГСА будується граф автомата Мілі або Мура. Число вершин графа рівне числу станів автомата, тобто *Sm*+1. При побудові графа автомата Мілі кожній відмітці ГСА ставиться у відповідність вершина графа. Дві пойменовані вершини графа з'єднуються дугою, якщо існує шлях переходу в ГСА від однієї відмітки до іншої з такими ж іменами. Поряд з дугою записується кон'юнкція логічних умов, відповідна цьому шляху, а так само множина мікрооперацій з операторної вершини, через яку проходить цей шлях. Якщо шляхів декілька, то записується диз'юнкція кон'юнкцій. Якщо між операторними вершинами перехід безумовний, то замість кон'юнкції ставиться "1", що означає, що даний перехід відбувається під час надходження синхросигналу. Граф автомата Мілі приведений на рис. 4.1,г, граф автомата Мура — на рис. 4.1,д.

При опису МПА з великим числом станів і переходів наочність графічного уявлення втрачається, при цьому переважно задавати граф автомата у вигляді списку — структурної таблиці МПА, на підставі якої формуються вирази функцій збудження і функцій переходів.



а – змістовна ГСА; б – відмічена ГСА автомата Мілі; в – відмічена ГСА автомата Мура; г – граф автомата Мілі;

Рис. 1 Граф-схеми і графи автоматів

д – граф автомата Мура

#### СТРУКТУРНИЙ СИНТЕЗ ЦИФРОВОГО АВТОМАТА

Для подальшого синтезу автомата використовується метод структурного синтезу, в якому можна умовно виділити наступні етапи:

- 1. Кодування;
- 2. Вибір типів елементів пам'яті автомата;
- 3. Вибір структурно-повної системи елементів;
- 4. Формування логічних функцій виходів автомата і функцій збудження тригерів;
- 5. Побудова логічної структурної схеми автомата.

Кодування — це процес заміни символів вхідного, вихідного алфавітів і алфавіту внутрішніх станів автомата двійковими кодами. Елементами пам'яті послідовнісних автоматів найчастіше є синхронізовані фронтом синхроімпульсів *JK*-, *RS*-, *D*- і *T*-тригери. Для тригерів характерні чотири типи переходів:  $0 \to 0$ ,  $0 \to 1$ ,  $1 \to 0$ ,  $1 \to 1$ . Реалізація цих переходів виконується під впливом відповідних сигналів збудження (табл. 1).

Таблиця 1. Сигнали збудження тригерів

| Переходи | Сигнали збудження тригерів |      |   |   |  |
|----------|----------------------------|------|---|---|--|
|          | J, K                       | S, R | D | T |  |
| 00       | 0,*                        | 0,*  | 0 | 0 |  |
| 0→1      | 1,*                        | 1,0  | 1 | 1 |  |
| 1→0      | *,1                        | 0,1  | 0 | 1 |  |
| 1→1      | *,0                        | *,0  | 1 | 0 |  |

У табл. 1 знак "\*" означає, що відповідний перехід здійснюється як при нульовому, так і при одиничному значенні сигналу. Функції збудження тригерів є булевими функціями. Для їх реалізації у вигляді комбінаційних схем використовується яка-небудь функціонально-повна

система логічних елементів. Після опису сигналів збудження і вихідних логічними функціями мінімізації сигналів та ΪX здійснюється представлення вказаних функцій у вибраному базисі, наприклад, "І-НІ", "АБО-НІ". Ha основі отриманих мінімізованих булевих функцій розробляється логічна структура автомата, яка склада€ться комбінаційних схем функцій збудження, комбінаційних схем формування вихідних сигналів і елементів пам'яті.

Нехай необхідно синтезувати схему керуючого автомата Мура для управління роботою n-розрядного суматора, що має дві вхідні n-розрядні шини для прийому чисел A і B, n-розрядну вихідну шину для видачі результату C. На суматор подаються керуючі сигнали:

- 1.v1 установка суматора в 0;
- 2. v2 прийом і порозрядне складання вмісту суматора з числом А;
- 3. v3 прийом і порозрядне складання вмісту суматора з числом В;
- 4. v4 вироблення перенесень і складання їх з вмістом суматора;
- 5.v5 видача результату.

Операції заданого суматора можна описати у вигляді мікропрограми, представленої в табл. 2.

Таблиця 2. Операції суматора і мікропрограма його роботи

| Операція          | Умова      | Мікропрограма          |  |
|-------------------|------------|------------------------|--|
| Скидання суматора | <i>Z</i> 0 | $M\Pi 0 = Hv1vk$       |  |
| Прийом числа А    | <b>Z</b> 1 | $M\Pi 1 = Hv1v2vшk$    |  |
| Прийом числа В    | <i>Z</i> 2 | $M\Pi 2 = Hv1v3vk$     |  |
| $C = A \oplus B$  | <i>Z</i> 3 | $M\Pi 3 = Hv1v2v3vk$   |  |
| C = A + B         | Z4         | $M\Pi 4 = Hv1v2v3v4vk$ |  |
| Видача результату | <i>Z</i> 5 | $M\Pi 5 = Hv5vk$       |  |

У табл. 2 символом H позначається початкова логічна умова, що

ініціює виконання заданої операції при H=1; символом vk позначається порожня мікрооперація, за допомогою якої керуючий автомат сигналізує зовнішньому пристрою про завершення операції. На підставі табл. 2 складається граф-схема мікропрограми (рис. 2,а) і виконується її відмітка. На підставі відміченої ГСА складається граф переходів (рис. 2,б) і структурна таблиця МПА Мура (табл. 3), в якій вказуються всі можливі переходи.

Таблиця 3. Структурна таблиця МПА Мура

|          | Код                 |         | Код                             |                                | Функції   |
|----------|---------------------|---------|---------------------------------|--------------------------------|-----------|
| Поточ-   | поточного           | Наступ- | наступного                      | Умови                          | збудження |
| ний стан | стану               | ний     | стану                           | пере-                          | тригерів  |
|          | $Q_1^n Q_2^n Q_3^n$ | стан    | $Q_1^{n+1} Q_2^{n+1} Q_3^{n+1}$ | ходу                           | D3 D2 D1  |
| $S_0$    | 0 0 0               | $S_0$   | 0 0 0                           | $\overline{H}$                 | 0 0 0     |
| $S_0$    | 0 0 0               | $S_1$   | 0 0 1                           | $H\overline{z}_5$              | 0 0 1     |
| $S_0$    | 0 0 0               | $S_5$   | 1 0 1                           | $Hz_5$                         | 1 0 1     |
| $S_1$    | 0 0 1               | $S_2$   | 0 1 0                           | $\overline{z}_0\overline{z}_2$ | 0 1 0     |
| $S_1$    | 0 0 1               | $S_3$   | 0 1 1                           | $z_0 z_2$                      | 0 1 1     |
| $S_1$    | 0 0 1               | $S_6$   | 110                             | $z_0$                          | 1 1 0     |
| $S_2$    | 0 1 0               | $S_3$   | 0 1 1                           | $\overline{z}_1$               | 0 1 1     |
| $S_2$    | 0 1 0               | $S_6$   | 110                             | $z_1$                          | 1 1 0     |
| $S_3$    | 0 1 1               | $S_4$   | 100                             | z <sub>4</sub>                 | 1 0 0     |
| $S_3$    | 0 1 1               | $S_6$   | 110                             | $\overline{z}_4$               | 1 1 0     |
| $S_4$    | 100                 | $S_6$   | 110                             | 1*                             | 1 1 0     |
| $S_5$    | 101                 | $S_6$   | 1 1 0                           | 1*                             | 110       |
| $S_6$    | 1 1 0               | $S_0$   | 0 0 0                           | 1*                             | 0 0 0     |

<sup>\* –</sup> безумовний перехід.

Логічна схема керуючого автомата Мура приведена на рис. 2,в.



а - граф-схема мікропрограми; б - граф переходів автомата;

в – логічна схема автомата

Рис. 2 Автомат Мура

# ОПИС ПОСЛІДОВНІСНИХ ПРИСТРОЇВ АВТОМАТНИМИ МОДЕЛЯМИ У VHDL–КОДАХ

ПЛІС, виконані по архітектурі FPGA, мають достатнє число тригерів, тому використовування автоматних моделей дозволяє одержати достатньо швидкодіючу і в той же час наочну реалізацію пристрою при прийнятних витратах ресурсів. Нижче розглядається приклад проектування послідовнісного пристрою на базі автомата Мілі.

VHDL-код (додаток Б) реалізує поведінку кінцевого автомата, заданого графом (рис. 3,а). Архітектурний опис цього кінцевого автомата містить два внутрішні сигнали: *Pres\_state* і *Next\_state*. Сигнал *Pres\_state* призначений для зберігання поточного стану автомата. Фізично він реалізується у формі декількох тригерів (регістра відповідної розрядності). Сигнал *Next\_state* використовується для визначення наступного стану – стану, який стане поточним в наступному такті. Значення цього сигналу визначається на базі значень вхідних сигналів і поточного стану автомата. Фізично цей сигнал реалізується у формі ліній зв'язку. Поведінка автомата представляється у вигляді сукупності трьох процесів (рис. 3,6).



а – граф автомата; б – опис функціонування кінцевого автомата у вигляді сукупності процесів

Рис. 3 Кінцевий автомат Мілі з п'ятьма станами

У процесі *Fsm* визначається наступний стан автомата. Фізична реалізація такого процесу, як правило, є комбінаційною схемою. Процес *Statereg* має список чутливості, в який входять сигнали *Reset* (обнулення) і Clock (синхросигнал). В процесі *Statereg* виконується власне перехід із стану в стан по відповідному фронту сигналу Clock. В даному випадку перехід здійснюється по висхідному фронту тактового імпульсу. По сигналу *Reset* = 0 автомат встановлюється в початковий стан *ST*0. В процесі *Output* відповідно до поточного стану автомата визначається стан виходу *Data out*.

Кільцеві лічильники використовуються в системах управління для формування послідовностей імпульсів. Синтезуються вони на основі регістрів зсуву, для чого останній вихід регістра зсуву з'єднується з входом першого тригера регістра. На діаграмі станів (рис. 4) вхідні сигнали відсутні, оскільки єдиним вхідним сигналом для лічильника є синхронізуючий сигнал. Послідовно на кожному виході кільцевого лічильника - Q0, Q1, Q2, 3, Q4, Q5, Q6, Q7 — формується одиничний імпульс тривалістю в один період тактового сигналу. Ці імпульси можуть використовуватися для управління функціональними блоками цифрової системи



Рис. 4 Діаграма станів кільцевого лічильника

Початковий стан лічильника встановлюється за допомогою асинхронних установчих сигналів. Схема лічильника, відповідна приведеній діаграмі станів, показана на рис. 5, а часова діаграма його роботи – на рис. 6.



Рис. 5 Кільцевий лічильник з входами скидання і установки, що забезпечують установку лічильника в початковий стан



Рис. 6 Формування імпульсів управління за допомогою кільцевого лічильника

Якщо сигнал з інверсного виходу останнього тригера подати на вхід першого тригера, то утворюється перехресний кільцевий лічильник, званий лічильником Джонсона (рис. 7).



Рис. 7 Перехресний кільцевий лічильник

Початкові умови. При подачі живлення на логічну схему виходи всіх тригерів знаходяться, як правило, в довільних станах. Коли поступає на синхровхід лічильника перший синхроімпульс, може виникнути ситуація, коли формована на виходах тригерів кодова група не належить кодовій послідовності, яку необхідно сформувати. В цьому випадку виникає можливість генерації нової послідовності станів, яка не включатиме жодної кодової комбінації з потрібної послідовності. Якщо ж на виходах лічильника з'явиться при включенні одна з комбінацій, що входять в потрібну послідовність, то лічильник почне працювати правильно.

Проблема початкових умов може бути розв'язана двома способами. Перший спосіб полягає в такому відображенні вихідних значень, коли будь-яка невизначена комбінація вихідних значень рано чи пізно переходить в одну із заданих вихідних комбінацій під час вступу чергового тактового імпульсу. У другому способі використовуються входи скидання/установки для примусової установки потрібних початкових умов. На основі першого методу спроектований лічильник, на виході якого повторюється послідовність 000, 001, 011, 110, 000, ... . Діаграма станів такого лічильника приведена на рис. 8,а, де показано, що всі невизначені кодові комбінації переходять в стан 000 під час вступу наступного ж

тактового імпульсу. Карти Карно вхідних функцій тригерів зображені на рис. 8,6, а схема – на рис. 8,в.



Рис. 8 Лічильник з установкою початкового стану

#### РЕКОМЕНДОВАНА ЛІТЕРАТУРА

#### Основна література

- 1. Грушвицкий Р.И., Мурсаев А.Х., Угрюмов Е.П. Проектирование систем на микросхемах программируемой логики. СПб.: БХВ-Петербург, 2002. 608 с.
- 2. Стешенко В.Б. ПЛИС фирмы "Altera": Элементная база, система проектирования и языки описании аппаратуры. М.: Издательский дом "Додэка-XXI", 2002. 576 с.
- 3. Стешенко В.Б. EDA. Практика автоматизированного проектирования радиоэлектронных устройств. М.: Издательство "Нолидж", 2002. 768 с.
- 4. Бибило П.Н. Основы языка VHDL. М.: СОЛОН-Р, 2002. 224 с.
- 5. Бибило П.Н. Синтез логических схем с использованием языка VHDL. М.: СОЛОН-Р, 2002. 384 с.
- 6. Угрюмов Е.П. Цифровая схемотехника. СПб.: БХВ-Петербург, 2000. 528 с.
- 7. Норенков И.П., Маничев В.Б. Основы теории и проектирования САПР: Учеб. для втузов по спец. «Вычислительные машины., компл., сист. и сети». М.: Высш шк., 1990.- 335 с.
- 8. Норенков И.П., Маничев В.Б. Системы автоматизированного проектирования электронной и вычислительной аппаратуры.: Учебн. пособие для вузов. М.: Высш. шк., 1983.- 272 с.
- 9. Теоретические основы САПР: Учебник для вузов / В.П. Корячко, В.М. Курейчик, И.П. Норенков. М.: Энергоатомиздат, 1987. 400 с.

#### Додаткова література

- 10.Комолов Д.А., Мяльк Р.А., Зобенко А.А., Филиппов А.С. Системы автоматизированного проектирования фирмы Altera MAX+plus II и Quartus II / Краткое описание и самоучитель. М.: ИП РадиоСофт, 2002. 352 с.
- 11. Сергиенко А.М. VHDL для проектирования вычислительных устройств. К.: ЧП "Корнейчук", ООО " ТИД "ДС", 2003. 208 с.
- 12. Стешенко В.Б. ПЛИС фирмы ALTERA: проектирование устройств обработки сигналов. М.: ДОДЭКА, 2000. 128 с.
- 13. Стешенко В. Школа разработки аппаратуры цифровой обработки сигналов на ПЛИС // Chip News, 1999, № 8-10; 2000, № 1-3.
- 14. Савельев А.Я. Прикладная теория цифровых автоматов: Учебник. М.: Высш. школа, 1987. 272 с.
- 15. Автоматизация проектирования БИС. В 6 кн.: Практ. пособие. Кн. 1. Г.Г. Казеннов, А.Г. Соколов. Принципы и методология построения САПР БИС / Под ред. Г.Г. Казеннова. М.: Высш. шк., 1990. 142 с.
- 16. Автоматизация проектирования БИС. В 6 кн.: Практ. пособие. Кн. 2. П.В. Савельев, В.В. Коняхин. Функционально-логическое проектирование БИС / Под ред. Г.Г. Казеннова. М.: Высш. шк., 1990. 156 с.
- 17. Системы автоматизированного проектирования в радиоэлектронике: Справочник / Е.В. Авдеев, А.Т. Еремин, И.П. Норенков, М.И. Песков; Под ред. И.П. Норенкова. М.: Радио и связь, 1986. 368 с.
- 18. Алексенко А.Г., Шагурин И.И. Микросхемотехника: Учебное пособие для вузов. М.: Радио и связь, 1989. 440 с.
- 19. Прикладная теория цифрових автоматов / К.Г. Самофалов, А.М. Романкевич и др.: Под ред. К.Г. Самофалова. К.: Выща шк., 1987. 375 с.

#### ДОДАТКИ

#### Додаток А. Процедура розробки проекту в САПР *MAX+PLUS II*

Процедура розробки проекту в САПР *MAX+Plus II* полягає у виконанні проектувальником нижченаведених поетапних дій.

#### Створення робочої папки для розміщення файлів проекту.

У директорії MAXWORK необхідно створити робочу папку, наприклад, під ім'ям vlsi 1.

#### Створення директорії проекту.

Директорія створюється за допомогою завдання послідовності команд File|Project|Name і введенням імені проекту (наприклад,  $vlsi\_I$ ). При цьому вибирається створена робоча папка.

#### Створення текстового файлу.

Якщо текстовий файл, створений в будь-якому текстовому редакторі (наприклад, в редакторі Word), вже існує, то необхідно його вміст записати в буфер пам'яті за допомогою введення команд  $Edit|Select\ All|Ctrl+C$ . Далі слід активізувати текстовий редактор, задавши послідовність команд  $Max+plusII|Text\ Editor$ , а також перемістити інформацію з буфера пам'яті за допомогою натиснення поєднання клавіш Ctrl+V. Якщо введений файл є програмою, написаною на мові VHDL, то його слід зберегти в директорії проекту з розширенням .vhd. При цьому задається послідовність команд  $File|Save\ As$  і вводиться ім'я файлу (наприклад,  $vlsi\ l.vhd$ ).

#### Виконання компіляції файлу.

Компіляція виконується шляхом запуску додатку *Compiler*. За наявності помилок в програмі, їх слід усунути і виконати повторну компіляцію.

#### Створення Include-файлу і символу бібліотечного елементу.

Include-файл створюється командами File | Create Default Include File i записується в бібліотеку користувача. Прочитати цей файл і уточнити

назви входів і виходів можна за допомогою виклику додатку *Hierarchy Display*. При цьому відображаються всі модулі проекту і їх взаємозв'язки, а також всі типи файлів, сформовані в процесі обробки проекту. Includeфайл відображається з розширенням .inc. Його активізація дозволяє проглянути вміст вказаного файлу.

#### Створення графічного файлу.

Для виклику графічного редак тора потрібно в меню *Menager* вибрати Max+PlusII|Grafic Editor. Графічному файлу із схемою необхідно командою  $File|Save\ As$  привласнити ім'я з розширенням .gdf (наприклад,  $vlsi\_1.gdf$ ). Після того, як функціональні блоки введені, потрібно ввести символи вхідних і вихідних портів. Їх необхідно імпортувати з бібліотеки примітивів. Для цього необхідно двічі клацнути мишею по порожньому полю графічного редактора. Відкриється діалогове вікно, в якому в меню  $Symbol\ Libraries$  вказана бібліотека знаходиться за адресою  $c:\program\ file\maxplusiiv10.2\max2lib\prim$ . Після подвійного клацання за вказаною адресою в меню  $Symbol\ File\$ з'явиться список логічних елементів. З вказаного списку необхідно вибрати примітиви портів, які зберігаються в бібліотеці під іменами  $input\$ i output. Далі необхідно привласнити імена всім портам.

#### Симуляція.

Симуляція – це процес функціонального моделювання роботи схеми. Перед виконанням моделювання необхідно створити тестові вектори, тобто задати значення вхідних сигналів. Для цієї мети можна використати діаграм, який вибирається послідовністю редактор команд *Max+PlusII*| *Waveform* Editor. Коли вікно редактора відкриється, створюється файл (наприклад, з назвою vlsi 1.scf) послідовністю File Save As і вказівкою назви файлу (наприклад, vlsi 1.scf) в рядку File Name діалогового вікна, що відкрилося. Далі визначаються вхідні і вихідні сигнальні лінії схеми для процесу симуляції. Для цього використовуються сигнальні лінії, занесені в SNF-файл (Simulator Netlist File), створений на етапі компіляції схеми. Необхідно відкрити список доступних в *SNF-файлі* сигнальних ліній за допомогою введення Node Enter Node from SNF. Відкриється екран з двома вікнами: Available Nodes & Groups і Selected Nodes & Groups. Після натиснення List в першому вікні з'явиться список вхідних і вихідних ліній з SNF-файлу. Необхідно скопіювати список вхідних і вихідних ліній в друге вікно, тобто створити список вибираних сигнальних ліній. Після введення OK у вікні графічного редактора відобразяться вхідні і вихідні лінії. Далі задається кінцевий час симуляції введенням File|End Time і інтервал часової сітки Options|Grid Size. Для установки значень вхідних сигналів можна скористатися одним із способів: за допомогою вертикального репера встановити клацанням з протяганням тривалість сигналу, а потім ввести його значення за допомогою кнопки символом "1" на лівій інструментальній панелі. Для запуску пакету моделювання потрібно або ввести File|Simulator, або клацнути по кнопці симулятора на головній інструментальній панелі. Якщо результати моделювання виявилися успішними, можна допомогою виклику додатку File Timing Analyzer відобразити таблицю "Delay Matrix", в якій записані затримки формування вихідних сигналів щодо вхідних сигналів.

#### Призначення ресурсів.

Для призначення ресурсів фізичних пристроїв і проглядання результатів розводки, зроблених компілятором, викликається порівневий планувальник *File*|*Floorplan Editor*. У вікні планувальника можна побачити тип мікросхеми, яка вибиралася в проекті автоматично (при необхідності тип ПЛІС можна вибрати) і умовне графічне зображення вибраної ПЛІС з вказівкою під'єднуваних входів і виходів схеми.

### Додаток Б. Лістинг VHDL-програми "Автомат Мілі з п'ятьма станами"

```
library ieee;
use ieee.std logic 1164.all;
entity mealy is
      port (clock, reset: in std_logic;
      data out: out std logic;
      data in: in std logic vector (1 downto 0));
end mealy;
architecture behave of mealy is
      type state values is (st0, st1, st2, st3, st4);
      signal pres_state, next_state: state_values;
begin
statereg: process (clock, reset)
                                 --FSM perictp
      begin
             if (reset = '0') then
             pres state <= st0;
             elsif (clock'event and clock = '1') then
             pres state <= next state;</pre>
             end if;
end process statereg;
fsm: process (pres_state, data in)
                                 --FSM – процесс
      begin
             case pres state is
             when st0 =>
             case data in is
             when "00" => next state <= st0;
             when "01" \Rightarrow next state \iff st4;
             when "10" => next state <= st1;
```

```
when "11" \Rightarrow next state \leq st2;
             when others => next state <= st0;
             end case;
             when st1 =>
             case data in is
             when "00" => next state <= st0;
             when "10" => next state <= st2;
             when others => next state <= st1
             end case;
             when st2 =>
             case data in is
             when "00" => next state <= st1;
             when "01" => next state <= st1;
             when "10" => next_state <= st3;
             when "11" \Rightarrow next state \leq st3;
             when others => next state <= st0;
             end case:
             when st3 =>
            case data in is
            when "01" => next_state <= st4;
             when "11" => next state <= st4;
            when others \Rightarrow next state \iff st3;
             end case;
            when st4 =>
            case data in is
            when "11" \Rightarrow next state \leq st4;
            when others => next state <= st0;
             end case;
             when others => next state <= st0;
             end case;
end process fms;
outputs: process (pres state, data in)
```

#### -- Процес outputs

#### begin

end behave;

```
case pres state is
             when st0 =>
             case data in is
             when "00" => data out <= '0';
             when others => data out <= '1';
             end case;
             when st1 \Rightarrow data out \iff '0';
             when st2 =>
             case data_in is
             when "00" => data out <= '0';
             when "01" => data out \leq '0';
             when others => data out <= '1';
             end case;
             when st3 \Rightarrow data out \iff '1';
             when st4 =>
             case data in is
             when "10" => data out <= '1';
             when "11" => data out \leq '1';
             when others \Rightarrow data out \iff '0';
             end case;
             when others \Rightarrow data out \iff '0';
             end case;
end process outputs;
```

# **3MICT**

| ВСТУП                                                           | 3   |
|-----------------------------------------------------------------|-----|
| ЗАВДАННЯ НА КУРСОВЕ ПРОЕКТУВАННЯ                                | 4   |
| ВИМОГИ ДО ОФОРМЛЕННЯ КУРСОВОГО ПРОЕКТУ                          | 5   |
| АНАЛІЗ ПРИСТРОЮ, ВИБІР ПЛАТФОРМИ ТА ПЛАНУВАННЯ                  |     |
| TECTIB                                                          | 6   |
| РОЗРОБКА МОДЕЛЕЙ ПРИСТРОЮ                                       | 11  |
| СТРУКТУРНИЙ СИНТЕЗ ЦИФРОВОГО АВТОМАТА                           | 15  |
| ОПИС ПОСЛІДОВНІСНИХ ПРИСТРОЇВ АВТОМАТНИМИ МОДЕЛЯ                | łМИ |
| У VHDL–КОДАХ                                                    | 19  |
| РЕКОМЕНДОВАНА ЛІТЕРАТУРА                                        | 24  |
| ДОДАТКИ                                                         | 26  |
| Додаток А. Процедура розробки проекту в САПР <i>MAX+PLUS II</i> | 26  |
| Додаток Б. Лістинг VHDL-програми "Автомат Мілі з п'ятьма        |     |
| станами"                                                        | 29  |